> 文章列表 > 控制电路布局

控制电路布局

控制电路布局

先看一下控制电路布局的一些准则: 
(1) 对 Agnd 和 Pgnd使用单点接地 

(2)顶部的“菊花链”地或者单独的平面区域可以运用于 Sgnd的连接。 

(3)保证 Vcc旁路电容靠近引脚。

(4)敏感的信号要远离高噪声的节点,也不要把高噪声的信号放置在敏感的节点附近。 

(5)保证反馈电阻跟电容靠近芯片引脚。

       通常需要把控制器 IC的 AGND和 PGND引脚连接在同一个点上并接地。使用一个细线从AGND引脚到各种小信号地的菊花链是一个不占用 PCB面积也能起到不错效果的选择,如果有空余的 PCB局部平面作为专用的小信号地就更好了。 
       从避免噪声的角度来讲可能一个最重要的区域是开关节点。这些区域以及电感旁边的区域有可能对小信号路径造成很大的麻烦。如果使用非屏蔽的开放磁芯结构的电感器要特别小心。电感周围的杂散磁场能很容易的破坏电流检测信号和反馈信号。你也应该尽可能地避免把一个控制器/调节器跟一个非屏蔽磁芯的电感器靠的太近。一些实例中由没有屏蔽的电感器产生的磁场导致了调节器变得混乱。

        再看一下布线的一些准则:

(1)低阻抗通路可以布长线,而高阻抗通路尽量使布线最短。 

(2)差分的电流检测线应平行对称以减少差模噪声。 

(3)保持大多数小信号的走线较窄。最小化的分布电容使信号不易被周围的信号影响。 

(4)信号和其回流路径(+/-通路)并排布线。

       一个信号的交流阻抗越大,它越容易被杂散场影响。因此,如果需要布长线,总是选择连接在最低的阻抗端。例如反馈分压电阻,分压电阻应尽量靠近反馈输入端(反馈输入阻抗高),而长线布在分压电阻与输出电容之间。 
        当布差分电流检测线时,要尽量保持两条线互相平行并尽可能接近。这样一来,两条线上的任何噪声的产生很可能是等量的并相互抵消。它看起来像一个共模信号并受到接收放大器的共模抑制比(CMRR)。但至少你将不会被注入纯粹的差分噪声信号。同样的基本原理适用于诸如远端感测线。 
       保证小信号的走线尽量短。他们将不太容易受到电容耦合噪声的影响。如果必须要给高输入阻抗的信号布长线的话,要在内层上放置导体要彼此平行并被接地的铜所环绕。在本质上,就是建立一个 PCB同轴电缆,使这个长线在地的包围中。